试设计一个可控模同步计数器,它具有表5-27所示的功能。
M1
M2
功能
0
0
保持
0
1
模2计数
1
0
模4计数
1
1
模8计数
逻辑电路如图所示,列出状态表,已知C脉冲波形,画出输出Q0、Q1的波形,判断该计数器是几进制计数器,是加法还是减法?是异步还是同步?(设Q0、Q1的初始状态均为“0”)。
集成4位二进制计数器CT74161的逻辑符号如图所示,其功能表如表所示,触发器输出低位到高位的次序是Q0至Q3,输出C=ETQ3Q2Q1Q0。试用一片CT74161采用输出C预置法实现十二进制计数器,画出电路连接图。
数和减法计数。(1)说明表中各项的意义;(2)试用两片74LS192型计数器构成百进制计数器。先将各片接成十进制加法计数工作状态,而后连接两片。图中分别为进位和借位输出端。
输入
输出
RD
overline{LD}
CP+
CP-
A3A2A1A0
Q3Q2Q1Q0
0
0
0
1
×
↑
×
1
d3d2d1d0
×
d3d2d1d0
加法计数
0
0
1
1
1
×
1
1
×
↑
1
×
×
×
×
减法计数
保持
0 0 0 0