首页 > 大学本科> 理学
题目内容 (请给出正确答案)
[主观题]

某计算机有如下部件:ALU,移位器,主存M,主存数据寄存器MDR,主存地址寄存器MAR,指令寄存器IR,通用寄存器R0-R3,暂存器C和D。(1)请将各逻辑部件组成一个数据通路,并标明数据流动方向。(2)画出“ADDR1,R2”指令的指令周期流程图。(3)请述说RISC指令系统和CISC指令系统的区别及应用?

查看答案
答案
收藏
如果结果不匹配,请 联系老师 获取答案
您可能会需要:
您的账号:,可能还需要:
您的账号:
发送账号密码至手机
发送
安装优题宝APP,拍照搜题省时又省心!
更多“某计算机有如下部件:ALU,移位器,主存M,主存数据寄存器M…”相关的问题
第1题
某假想机主要部件如图9.11所示,其中: LA ALU的A输入端选择器 LB ALU的B输
入端选择器 M 主存 MDR 主存数据寄存器 IR 指令寄存器 MAR 主存地址寄存器 PC 程序计数器 R0~R3 通用寄存器 C、D 暂存器

(1)补充各种部件之间的主要连接线,并注明数据流动方向。 (2)写出ADD @R1,@R2和SUB @R1,@R2指令取指阶段和执行阶段的信息流程。R1寄存器中存放源操作数的地址,R2寄存器中存放的是目的操作数的地址。

点击查看答案
第2题
某假想机主要部件如图9.11所示,其中:LAIALU的A输入端选择器LB ALU的B输入端选择器M 主存MDR
某假想机主要部件如图9.11所示,其中:

LAIALU的A输入端选择器

LB ALU的B输入端选择器

M 主存

MDR 主存数据寄存器

IR指令寄存器

MAR主存地址寄存器

PC程序计数器

R0~R3通用寄存器

C、D暂存器

(1)补充各种部件之间的主要连接线,并注明数据流动方向。.

(2)写出ADD @R1,@R2和SUB @R1,@ R2指令取指阶段和执行阶段的信息流程。R1寄存器中存放源操作数的地址,R2寄存器中存放的是目的操作数的地址。

点击查看答案
第3题
主存地址寄存器MAR的位数与下列哪个寄存器相同?()。A.主存数据寄存器MDRB.程序计数器PCC.指令寄存
主存地址寄存器MAR的位数与下列哪个寄存器相同?()。

A.主存数据寄存器MDR

B.程序计数器PC

C.指令寄存器IR

D.累加器AC

点击查看答案
第4题
模型机数据通路结构由CPU内总线、逻辑运算部件ALU、输入选择器A和B、输出移位器、通用寄存器R0~R3、暂
存器C和D、地址寄存器MAR、数据缓冲寄存器MDR、指令寄存器IR、程序计数器PC、堆栈指针SP组成。(电子科大2006) (1)模型机传送指令MOV(R0),(SP)+;其源采用自增型寄存器间址,目的采用寄存器 间址。用寄存器传送语句(如PC→MAR)拟出该指令的流程。 (2)转移指令JMP X(PC);转移地址采用相对寻址,位移量存放在现行指令所在单元的下一个单元中,以位移量地址为基准进行转移。该指令的流程如下。读懂该流程,并为每题选择一个正确答案。 取指周期FT:M→IR IR的内容为______________ PC+1→PC PC的内容为______________ 执行周期ET:PC→MAR MAR的内容为______________ M→MDR→C C的内容为______________ PC+C→PC MAR的内容为______________ ①现行指令 ②下条指令 ③源操作效 ④位移量 ⑤源地址 ⑥位移量地址 ⑦现行指令地址 ⑧转移地址

点击查看答案
第5题
某机数据通路结构如图所示,其中含有:ALU,通用寄存器R0~R3,堆栈指针,暂存器C、D,程序计数器PC,
指令寄存器IR,地址寄存器MAR,数据缓冲寄存器MBR,选择器A、B等。欲读并执行一条加法指令ADD(R0),(R1);源在后,目的在前,源寻址方式为寄存器间址方式,目的寻址方式为寄存器间址方式;请描述其指令流程。

点击查看答案
第6题
CPU 中决定指令执行顺序的是()。A.指令寄存器IRB.程序计数器PCC.程序状态字寄存器PSWRD.主存地址
CPU 中决定指令执行顺序的是()。

A.指令寄存器IR

B.程序计数器PC

C.程序状态字寄存器PSWR

D.主存地址寄存器MAR

点击查看答案
第7题
某机字长32位,CPU内有32个32位的通用寄存器,设计一种能容纳64种操作的指令系统,设指令字长等于机
器字长。 (1)如果主存可直接或间接寻址,采用寄存器—存储器型指令,能直接寻址的最大存储空间是多少?画出指令格式。 (2)如果采用通用寄存器作为基址寄存器,则上述寄存器—存储器型指令的指令格式有何特点?画出指令格式并指出这类指令可访问多大的存储空间?

点击查看答案
第8题
下图所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R
下图所示为双总线结构机器的数据通路,IR为指令寄存器,PC为程序计数器(具有自增功能),M为主存(受R/W信号控制),AR为地址寄存器,DR为数据缓冲寄存器,ALU由加、减控制信号决定完成何种操作,控制信号G控制的是一个门电路。另外,线上标注有小圈表示有控制信号,例中yi表示y寄存器的输入控制信号,R1 o为寄存器R1的输出控制信号,未标字符的线为直通线,不受控制。

(1)“ADD R2,R0”指令完成(R0)+(R2)→R0的功能操作,画出其指令周期流程图,假设该指令的地址已放入PC中。并列出相应的微操作控制信号序列。

(2)若将“取指周期”缩短为一个CPU周期,请先画出修改数据通路,后画出指令周期流程图。

(3)在(2)的基础上,将“执行周期”也缩短为一个CPU周期,先修改运算器数据通路,后画出指令周期流程图。此时加法指令速度比(1)提高几倍?

点击查看答案
第9题
在CPU中,用于指向指令后续地址的部件是( )。

A.程序计数器

B.主存地址寄存器

C.状态条件寄存器

D.指令译码器

点击查看答案
退出 登录/注册
发送账号至手机
密码将被重置
获取验证码
发送
温馨提示
该问题答案仅针对搜题卡用户开放,请点击购买搜题卡。
马上购买搜题卡
我已购买搜题卡, 登录账号 继续查看答案
重置密码
确认修改